...
首页> 外文期刊>Pomiary Automatyka Kontrola >Implementacja standardu szyfrowania AES w układzie FPGA dla potrzeb sprzętowej akceleracji obliczeń
【24h】

Implementacja standardu szyfrowania AES w układzie FPGA dla potrzeb sprzętowej akceleracji obliczeń

机译:FPGA中用于硬件加速计算的AES加密标准的实现

获取原文
获取原文并翻译 | 示例

摘要

In this paper we investigate hardware implementation of AES-128 cipher standard on FPGA technology. In many network applications software implementations of cryptographic algorithms are slow and inefficient. To solve the problems custom architecture in reconfigurable hardware was used to speed up the performance and flexibility of Rijndael algorithm implementation. We aimed at achieving the maximum speed and efficiency of cipher process, therefore pipeline architecture of AES module was proposed. The investigations involved simulations and synthesis of VHDL code utilizing Virtex4 series of Xilinx.%Tematem artykułu jest implementacja standardu szyfrowania danych AES-128 w układach reprogramowalnych FPGA. W systemach, gdzie wymagana jest duża szybkość szyfrowania informacji implementacje programowe okazują się zbyt wolne. W związku z tym zachodzi konieczność sprzętowej akceleracji obliczeń, a idealnym rozwiązaniem jest wykorzystanie do tego celu możliwości, jakie dają układy reprogramowalne FPGA. Do implementacji w języku VHDL wybrana została podstawowa wersja algorytmu określonego w standardzie AES. W celu uzyskania maksymalnej szybkości szyfrowania zastosowana została architektura potokowa modułu.
机译:在本文中,我们研究了FPGA技术上AES-128密码标准的硬件实现。在许多网络应用中,密码算法的软件实现缓慢且效率低下。为了解决这些问题,使用可重配置硬件中的自定义体系结构来提高Rijndael算法实现的性能和灵活性。我们旨在达到最大的加密过程速度和效率,因此提出了AES模块的流水线架构。研究涉及利用Xilinx的Virtex4系列对VHDL代码进行仿真和综合。%本文的主题是在FPGA可重编程电路中实现AES-128数据加密标准。在要求高加密速度的系统中,软件实现速度太慢。因此,计算的硬件加速是必要的,理想的解决方案是利用FPGA可重编程电路提供的可能性。选择了AES标准中指定的算法的基本版本以在VHDL中实现。为了获得最大的加密速度,使用了模块管道体系结构。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号