首页> 外文期刊>Proceedings of the IEEE >Regular iterative algorithms and their implementation on processor arrays
【24h】

Regular iterative algorithms and their implementation on processor arrays

机译:规则迭代算法及其在处理器阵列上的实现

获取原文
获取原文并翻译 | 示例
           

摘要

Some recent results are summarized concerning a class of algorithms known as regular iterative algorithms, particularly with respect to their implementations on processor arrays. Regular iterative algorithms contain all algorithms executed by systolic arrays as a proper subclass and are therefore of considerable importance in real-time signal processing applications. Some general concepts concerning the design of parallel architectures are introduced, and the importance of devising special techniques that utilize any available structure in the algorithm is highlighted. A generic description of the existing methodologies for the systematic design of systolic arrays is given. Using some simple examples, the limitations of these methods are shown. A formal methodology is proposed that overcomes the difficulties in the existing procedures.
机译:总结了有关一类称为常规迭代算法的算法的一些最新结果,尤其是关于它们在处理器阵列上的实现。常规迭代算法包含由脉动阵列执行的所有算法作为适当的子类,因此在实时信号处理应用程序中具有相当重要的意义。介绍了一些有关并行体系结构设计的一般概念,并强调了设计利用算法中任何可用结构的特殊技术的重要性。给出了对脉动阵列的系统设计的现有方法的一般描述。使用一些简单的示例,显示了这些方法的局限性。提出了一种正式的方法,可以克服现有程序中的困难。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号