...
首页> 外文期刊>NASA Tech Briefs >Parallel Integrated Frame Synchronizer Chip
【24h】

Parallel Integrated Frame Synchronizer Chip

机译:并行集成帧同步器芯片

获取原文
获取原文并翻译 | 示例

摘要

The Parallel Integrated Frame Synchronizer (PIFS) chip is one of three very-large-scale integrated (VLSI) circuits designed for ground processing of streams of telemetric data received from spacecraft. These application-specific integrated circuits (ASICs) are the main components of a developmental advanced telemetric-data-processing system that is intended to be smaller, cheaper, and more capable than its predecessors.
机译:并行集成帧同步器(PIFS)芯片是设计用于对航天器接收的遥测数据流进行地面处理的三个超大规模集成(VLSI)电路之一。这些专用集成电路(ASIC)是先进的遥测数据处理系统的主要组成部分,与以前的系统相比,该系统要更小,更便宜,功能更强大。

著录项

  • 来源
    《NASA Tech Briefs 》 |2000年第9期| p.69-70| 共2页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 航空 ;
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号