首页> 外文期刊>The imaging science journal >A low power multisymbol CAVLC decoder for H.264/AVC
【24h】

A low power multisymbol CAVLC decoder for H.264/AVC

机译:适用于H.264 / AVC的低功耗多符号CAVLC解码器

获取原文
获取原文并翻译 | 示例
       

摘要

A low power multisymbol structure of CAVLC decoder customised for H.264/AVC baseline profile is presented. The dependency property of CAVLC algorithm limits the usage of parallelism and pipelining techniques, but other techniques such as table partitioning and multisymbol are adopted to decrease power and increase throughput. A top-level CAVLC architecture is proposed first and then its subdecoders are designed and analysed. Finally, the proposed CAVLC decoder is implemented in 0.18 μm CMOS technology. The estimated area and power consumption are 14873 gates and 14.46 mW, respectively. The critical delay time is 5.59 ns when the decoder is operating at 167 MHz. The proposed low power multisymbol CAVLC decoder can be suitably applied in H.264/AVC decoding systems.
机译:提出了针对H.264 / AVC基线配置文件定制的CAVLC解码器的低功耗多符号结构。 CAVLC算法的依赖属性限制了并行性和流水线技术的使用,但是采用了其他技术(例如表分区和多符号)来降低功耗和增加吞吐量。首先提出了一种顶级的CAVLC架构,然后对其子解码器进行了设计和分析。最后,提出的CAVLC解码器采用0.18μmCMOS技术实现。估计面积和功耗分别为14873门和14.46 mW。当解码器以167 MHz工作时,关键延迟时间为5.59 ns。所提出的低功率多符号CAVLC解码器可以适当地应用于H.264 / AVC解码系统。

著录项

  • 来源
    《The imaging science journal》 |2011年第6期|p.342-347|共6页
  • 作者

    N Meng; Q H Zhang;

  • 作者单位

    School of Electronic Engineering, Beijing University of Posts and Telecommunications, Beijing, China;

    School of Physics and Electronics, Henan University, Kaifeng, China;

  • 收录信息 美国《科学引文索引》(SCI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

    CAVLC; table partitioning; multisymbol; VLSI;

    机译:CAVLC;表分区;多符号超大规模集成电路;
  • 入库时间 2022-08-17 13:38:20

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号