首页> 外文期刊>電子情報通信学会論文誌. C, エレクトロニクス >低電圧Rail-to-Rail CMOSオペアンプの設計
【24h】

低電圧Rail-to-Rail CMOSオペアンプの設計

机译:低压轨到轨CMOS运算放大器设计

获取原文
获取原文并翻译 | 示例
       

摘要

電池駆動の小型携帯機器に用いるための低電圧動作Rail-to-Rail CMOSオペアンプの設計を報告 する,オペアンプへのRail-to-Rail入力信号を“信号圧縮”し,折返しカスコードオペアンプに入力する構成を 検討した.この信号圧縮回路を新しいトポロジーで設計した.0.18μmCMOS BSIM3v3パラメータを用いたSPICEシミュレーションで,電源電圧0.7V,消費電流3.1μAで入出力信号に対しRail-to-Rail動作を確認 した.
机译:我们报告了一种用于电池供电的小型便携式设备的低压运行轨到轨CMOS运算放大器的设计,该配置中,运算放大器的轨到轨输入信号被“信号压缩”并输入到折叠式共源共栅运算放大器。经过调查。该信号压缩电路采用了新的拓扑结构。在使用0.18μmCMOS BSIM3v3参数的SPICE仿真中,我们确认了在0.7 V的电源电压和3.1μA的消耗电流下,输入/输出信号的轨到轨操作。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号