首页> 外文期刊>電子情報通信学会技術研究報告 >ウェーブパイプライン化ファイアウォールユニットのFPGA実装
【24h】

ウェーブパイプライン化ファイアウォールユニットのFPGA実装

机译:Wave流水线防火墙单元的FPGA实现

获取原文
获取原文并翻译 | 示例
       

摘要

我々の研究室では、FPGAを用いたH-HIPS(Hardware-based Host Intrusion Prevention System)の開発に取り組んでいる。FPGAは容易に回路情報の書き換えが可能である特徴を持つが、カスタム設計のLSIと比較して動作速度や消費電力の点で劣っている。FPGAを使用する組み込み機器において、処理速度を犠牲とせずに、消費電力を削減する手法の開発は重要である。そこで我々はウエーブパイプライン手法に注目し、H-HIPSのファイアウォールユニットへと採用した。ウェーブパイプライン手法は、従来のパイプライン手法と比較して回路の低消費電力化と高速化が可能である。本論文では、ウェーブパイプライン手法によるファイアウォールユニットのFPGAへの実装について述べる。%We have been working on the development of H-HIPS by using a FPGA. A FPGA can change circuits information easily. But, it is inferior in processing speed and power consumption to a LSI by customizing. In an embedded system by using a FPGA, development of method for low-power operations on a FPGA is important. Therefore, we selected Wave-pipeline technique, and adopted it for a Firewall Unit of H-HIPS. Because Wave-pipeline is a pipeline technique which don't use pipeline registers, wave-pipelined circuits can achieve low-power and high-speed operations in comparison with conventional pipelined circuits. In this paper, we describe about implementation of a Wave-pipelined Firewall Unit to a FPGA.
机译:在我们的实验室中,我们正在使用FPGA开发H-HIPS(基于硬件的主机入侵防御系统)。 FPGA具有可以容易地重写电路信息的特性,但是在运行速度和功耗方面不如定制设计的LSI。在使用FPGA的嵌入式设备中,开发一种在不牺牲处理速度的情况下降低功耗的方法很重要。因此,我们关注波流水线方法,并将其用于H-HIPS的防火墙单元。与传统的流水线方法相比,波流水线方法可以降低电路的功耗和速度。在本文中,我们通过波动管道方法描述了FPGA上防火墙单元的实现。 %我们一直在通过使用FPGA进行H-HIPS的开发.FPGA可以轻松更改电路信息,但是通过定制它对LSI的处理速度和功耗较差。在使用FPGA的嵌入式系统中因此,在FPGA中开发低功耗操作的方法很重要。在这里,我们选择了Wave-pipeline技术,并将其用于H-HIPS的防火墙单元。因为Wave-pipeline是一种不使用管线的管线技术。与传统的流水线电路相比,寄存器,流水线电路可以实现低功耗和高速操作。本文描述了将流水线防火墙单元实现到FPGA的方法。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号