首页> 外文期刊>IEEE journal of selected topics in quantum electronics >Two-dimensional parallel pipeline smart pixel array cellular logic (SPARCL) processors-chip design and system implementation
【24h】

Two-dimensional parallel pipeline smart pixel array cellular logic (SPARCL) processors-chip design and system implementation

机译:二维并行管道智能像素阵列细胞逻辑(SPARCL)处理器-芯片设计和系统实现

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

We describe the chip design and system implementation of an optoelectronic parallel pipeline processing system composed of cascaded stages of smart pixel array cellular logic (SPARCL) processors interconnected with free-space digital optic channels. The SPARCL processing elements are arranged in a two-dimensional array, and each contains an independent optical input/output port and electrical nearest-neighbor local interconnections. The smart pixels are implemented using GaAs-GaAlAs multiple-quantum-well diode arrays flip-chip bonded onto complementary metal-oxide-semiconductor circuitry through the Bell Labs Lucent Technologies/George Mason University optoelectronic VLSI foundry. This system provides efficient execution of single-instruction multiple-data algorithms on large data fields and images.
机译:我们描述了一个光电并行管道处理系统的芯片设计和系统实现,该系统由与自由空间数字光通道互连的智能像素阵列细胞逻辑(SPARCL)处理器的级联级组成。 SPARCL处理元件以二维阵列排列,每个处理元件都包含一个独立的光输入/输出端口和电最近邻居本地互连。通过贝尔实验室朗讯技术/乔治·梅森大学光电VLSI代工厂,将GaAs-GaAlAs多量子阱二极管阵列倒装芯片连接到互补金属氧化物半导体电路上,从而实现智能像素。该系统可在大型数据字段和图像上有效执行单指令多数据算法。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号