首页> 外文期刊>Computer Architecture Letters >Cache Hierarchy Optimization
【24h】

Cache Hierarchy Optimization

机译:缓存层次结构优化

获取原文
获取原文并翻译 | 示例
       

摘要

Power consumption, off-chip memory bandwidth, chip area and Network on Chip (NoC) capacity are among main chip resources limiting the scalability of Chip Multiprocessors (CMP). A closed form analytical solution for optimizing the CMP cache hierarchy and optimally allocating area among hierarchy levels under such constrained resources is developed. The optimization framework is extended by incorporating the impact of data sharing on cache miss rate. An analytical model for cache access time as a function of cache size is proposed and verified using CACTI simulation.
机译:功耗,片外存储器带宽,芯片面积和片上网络(NoC)容量是限制芯片多处理器(CMP)可扩展性的主要芯片资源。开发了一种用于优化CMP缓存层次结构并在这种受限资源下优化在层次结构级别之间分配区域的封闭形式的解析解决方案。通过合并数据共享对缓存未命中率的影响来扩展优化框架。提出并分析了缓存访问时间与缓存大小的关系的分析模型,并使用CACTI仿真进行了验证。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号