...
首页> 外文期刊>Electronics and Power >Designing reliable computer systems¿the fault-tolerant approach - 2
【24h】

Designing reliable computer systems¿the fault-tolerant approach - 2

机译:设计可靠的计算机系统-容错方法-2

获取原文
           

摘要

This article is the second part of a two-part tutorial article on the design of fault-tolerant digital systems. The first part, published in November, presented the general principles of fault tolerance and discussed the use of redundancy to increase system reliability and availability. The article also commented on the design of self-testing logic circuits. In this second part, we concentrate more on what has been achieved in practice, and the article describes the JPL-Star computer. This is an experimental computer designed to evaluate many of the strategies for enhancing fault-tolerance, and it is already obsolete. This article concludes, therefore, with a brief survey of other fault-tolerant proposals and implementations
机译:本文是有关容错数字系统设计的分为两部分的教程文章的第二部分。第一部分于11月发布,介绍了容错的一般原理,并讨论了使用冗余来提高系统可靠性和可用性。该文章还评论了自检逻辑电路的设计。在第二部分中,我们将更多地集中在实践中已经取得的成就,并且本文将介绍JPL-Star计算机。这是一台实验计算机,旨在评估提高容错能力的许多策略,并且已经过时了。因此,本文以对其他容错建议和实现的简要概述作为结束。

著录项

  • 来源
    《Electronics and Power》 |1979年第1期|P.51-56|共6页
  • 作者

    Bennetts R.G.;

  • 作者单位

    University of Southampton, Electronics Department, Southampton, UK;

  • 收录信息
  • 原文格式 PDF
  • 正文语种
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号