首页> 外文期刊>Electronics Letters >Metastability occurrence based physical unclonable functions for FPGAs
【24h】

Metastability occurrence based physical unclonable functions for FPGAs

机译:FPGA的基于亚稳定性事件的物理不可克隆功能

获取原文
获取原文并翻译 | 示例
           

摘要

A novel concept of a physical obfuscation of cryptographic keys is introduced which basically utilises identification of the metastable behaviour of field programmable gate array (FPGA) flip-flops, i.e. the time variability of the metastability's appearance. Clock and data intervals leading to metastability (δ) are measured with the use of programmable delay lines available in digital clock managers (DCMs). The DCM acts as a variable clock phase regulator, whereas another circuit detects metastable events. The parts of binary words representing δ become segments of a physical unclonable function key. Preliminary results show significant differences in interval δ values when a slight change in circuit implementation occurs (in placement, node connections, surrounding sub-circuits etc.). Similar FPGA devices manufactured in the same process having an identical structure also behave significantly differently due to the intrinsic inter-class randomness.
机译:引入了一种对密码密钥进行物理混淆的新颖概念,该概念基本上利用了对现场可编程门阵列(FPGA)触发器的亚稳态行为的识别,即亚稳态出现的时间可变性。使用数字时钟管理器(DCM)中可用的可编程延迟线来测量导致亚稳定性(δ)的时钟和数据间隔。 DCM充当可变时钟相位调节器,而另一电路检测亚稳态事件。表示δ的二进制单词的部分成为物理不可克隆功能键的片段。初步结果显示,当电路实现方式发生轻微变化(在布局,节点连接,周围的子电路等)时,间隔δ值会出现显着差异。由于固有的类间随机性,在相同过程中制造的具有相同结构的相似FPGA器件的行为也显着不同。

著录项

  • 来源
    《Electronics Letters》 |2014年第4期|281-283|共3页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号