...
首页> 外文期刊>Electronic Design >Desing pci Express In Embedded Design Faqs
【24h】

Desing pci Express In Embedded Design Faqs

机译:在嵌入式设计常见问题中设计pci Express

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

1. In a basic PCI Express system, one root complex is connected to a host. The host can send and receive packets, but it is also possible for nodes to send packets directly to other nodes. The root can broadcast a packet to all nodes. A single PCI Express lane (x1) has two differential pairs. Multiple lanes can be combined to provide more bandwidth. Graphics and storage adapters often use xl6 links. A xl link is sufficient for PCI bridging.
机译:1.在基本的PCI Express系统中,一个根联合体连接到主机。主机可以发送和接收数据包,但是节点也可以将数据包直接发送到其他节点。根可以向所有节点广播数据包。单个PCI Express通道(x1)具有两个差分对。可以组合多个通道以提供更多带宽。图形和存储适配器通常使用xl6链接。 xl链接足以进行PCI桥接。

著录项

  • 来源
    《Electronic Design》 |2010年第16期|p.20-21|共2页
  • 作者

  • 作者单位
  • 收录信息 美国《工程索引》(EI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号