首页> 外文期刊>Electrical Design News >Keys to simulation acceleration and emulation success
【24h】

Keys to simulation acceleration and emulation success

机译:仿真加速和仿真成功的关键

获取原文
获取原文并翻译 | 示例
       

摘要

According to industry pundits, FPGAs take for- ever to compile and have internal timing prob- lems. ASICs, on the other hand, are power- hungry and require longer development time. When it comes to choosing an emulation sys- tern, the underlying technology contributes to the characteristics of the system, but designers spend far too much time on low-level technological details and not enough time on how emulation accomplishes the verification job by providing high performance and high productivity.
机译:根据业内专家的说法,FPGA花费了很多时间进行编译,并且内部存在时序问题。另一方面,ASIC耗电且需要更长的开发时间。在选择仿真系统时,底层技术有助于系统的特性,但是设计人员在底层技术细节上花费了太多时间,而在仿真如何通过提供高性能来完成验证工作上却没有足够的时间和高生产率。

著录项

  • 来源
    《Electrical Design News》 |2006年第9期|p.75-767880|共4页
  • 作者

    JASON ANDREWS;

  • 作者单位

    CADENCE DESIGN SYSTEMS (SAN JOSE, CA);

  • 收录信息 美国《科学引文索引》(SCI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 一般性问题;
  • 关键词

  • 入库时间 2022-08-18 00:35:34

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号