...
首页> 外文期刊>Design & Test of Computers, IEEE >Technological Benchmark of Analog Synaptic Devices for Neuroinspired Architectures
【24h】

Technological Benchmark of Analog Synaptic Devices for Neuroinspired Architectures

机译:用于神经启发性架构的模拟突触设备的技术基准

获取原文
获取原文并翻译 | 示例

摘要

Editor's note: In this article, the authors present a circuit-level macro model (“NeuroSim” simulator) to estimate circuit-level performance of neuroinspired architectures to facilitate design space exploration. The model is used to analyze the impact of analog synapse device characteristics on the performance of a two-layer multi-layer perceptron (MLP) neural network and identify critical device properties (on/off ratio and asymmetry, in this case) to guide technology development.-An Chen, Semiconductor Research Corporation.
机译:编者注:在本文中,作者介绍了一个电路级宏模型(“ NeuroSim”模拟器),用于估计神经启发性体系结构的电路级性能,以促进设计空间的探索。该模型用于分析模拟突触设备特性对两层多层感知器(MLP)神经网络性能的影响,并确定关键的设备属性(在这种情况下为开/关比和不对称性)以指导技术开发。-半导体研究公司的Chen Chen。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号