首页> 外文期刊>IEEE communications letters >Matrix unit cell scheduler (MUCS) for input-buffered ATM switches
【24h】

Matrix unit cell scheduler (MUCS) for input-buffered ATM switches

机译:用于输入缓冲ATM交换机的矩阵单位信元调度器(MUCS)

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

This paper presents a novel matrix unit cell scheduler (MUCS) for input-buffered asynchronous transfer mode (ATM) switches. The MUCS concept originates from a heuristic strategy that leads to an optimal solution for cell scheduling. Numerical analysis indicates that input-buffered ATM switches scheduled by MUCS can utilize nearly 100% of the available link bandwidth. A transistor-level MUCS circuit has been designed and verified using HSPICE. The circuit features a regular structure, minimal interconnects, and a low transistor count. HSPICE simulation indicates that using 2-/spl mu/m CMOS technology, the MUCS circuit can operate at clock frequency of 100 MHz.
机译:本文提出了一种用于输入缓冲异步传输模式(ATM)交换机的新型矩阵单位单元调度器(MUCS)。 MUCS概念源自启发式策略,该策略导致了小区调度的最佳解决方案。数值分析表明,MUCS调度的输入缓冲ATM交换机可以利用近100%的可用链路带宽。已经使用HSPICE设计和验证了晶体管级MUCS电路。该电路具有规则的结构,最少的互连和较少的晶体管数量。 HSPICE仿真表明,使用2- / spl mu / m CMOS技术,MUCS电路可以100 MHz的时钟频率工作。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号