...
首页> 外文期刊>Circuits and systems >An IEEE 1149.x Embedded Test Coprocessor
【24h】

An IEEE 1149.x Embedded Test Coprocessor

机译:IEEE 1149.x嵌入式测试协处理器

获取原文
获取原文并翻译 | 示例
           

摘要

This paper describes a microprogrammed architecture for an embedded coprocessor that is able to control IEEE 1149.1 to IEEE 1149.7 test infrastructures, and explains how to expand the supported test command set The coprocessor uses a fast simplex link (FSL) channel to interface a 32-bit MicroBlaze CPU, but it can work with any microprocessor core that accepts this simple FIFO-based interface method. The implementation cost (logic resource usage for a Xilinx Spartan-6 FPGA) and the performance data (operating frequency) are presented for a test command set comprising two parts: 1) the full IEEE 1149.1 structural test operations; 2) a subset of IEEE 1149.7 operations selected to illustrate the implementation of advanced scan formats.
机译:本文介绍了一种嵌入式协处理器的微程序架构,该架构能够控制IEEE 1149.1至IEEE 1149.7测试基础结构,并说明了如何扩展受支持的测试命令集。协处理器使用快速单工链接(FSL)通道来接口32位MicroBlaze CPU,但它可以与任何接受这种简单的基于FIFO的接口方法的微处理器内核一起使用。给出了包含两个部分的测试命令集的实现成本(Xilinx Spartan-6 FPGA的逻辑资源使用情况)和性能数据(工作频率):1)完整的IEEE 1149.1结构测试操作; 2)选择IEEE 1149.7操作的子集来说明高级扫描格式的实现。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号