...
首页> 外文期刊>IEEE Circuits & Devices >Wringing maximum performance from delay lines
【24h】

Wringing maximum performance from delay lines

机译:通过延迟线实现最佳性能

获取原文
获取原文并翻译 | 示例
           

摘要

The subtleties of designing and specifying delay lines into specific circuit applications can be somewhat confusing. In order to help electronic engineers extract the maximum performance from these components, here are 10 important considerations to which design and specifying engineers can refer in order to ensure the optimal incorporation of delay lines into their circuits. Just as important, the following pointers can help avoid any missed delivery dates because of an application error.
机译:在特定的电路应用中设计和指定延迟线的微妙之处可能会造成混淆。为了帮助电子工程师从这些组件中获得最大性能,以下是设计和规格工程师可以参考的10个重要注意事项,以确保将延迟线最佳地结合到其电路中。同样重要的是,以下指针可以帮助避免由于应用程序错误而错过任何交货日期。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号