首页> 中文期刊> 《电讯技术》 >基于FPGA的OBS边缘节点总线控制硬件设计

基于FPGA的OBS边缘节点总线控制硬件设计

             

摘要

给出了一种OBS边缘节点总线控制的硬件设计方案.该方案采用循环四次握手的方式完成主模块与其它从模块的通信,用轮询的方式把几个可能引起时序上冲突的信号,按顺序分配到不同的时钟周期上.整个方案以FPGA芯片EP2C20F484C8为基础实现,在Quartus II软件上编译通过.仿真结果显示:该方案不仅能够解决时序冲突的问题,而且最高工作频率达到340 MHz,在整个控制模块中占用的逻辑单元(LE)数目仅为0.9%.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号