首页> 中文期刊>微电机 >基于FPGA/CPLD级联多电平PWM信号快速关断控制策略

基于FPGA/CPLD级联多电平PWM信号快速关断控制策略

     

摘要

本文针对多电平变换器使能信号延迟造成PWM信号无法快速关断问题进行分析,提出一种特定形式PWM信号编解码方法.文中首先概述级联多电平电路特点与调制策略;然后,详细讨论和分析了基于DSP/FPGA/CPLD/MCU级联五电平变换器控制系统使能信号延迟的本质原因,设计出一种既能传输PWM驱动信号又能快速传输使能信号的方法,该方法可以极大减小使能信号时间延迟,实现多电平变换器PWM信号快速关断,同时兼有滤除极窄驱动脉冲特性.最后,实验结果验证了本文方法的有效性.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号