首页> 中文期刊> 《通信学报》 >多核架构下实时IP流测量的硬件加速方法

多核架构下实时IP流测量的硬件加速方法

         

摘要

提出了一种多核架构下实时IP 流测量的硬件加速方法.FPGA以线速捕获OC-192 链路数据报文,并将数据记录以IP 流为单位均衡至多个处理器核对应的亲核缓存队列中,利用流标识的多级散列值检测流表更新碰撞.实验表明,这种方法可以有效提高IP 流的分析速度,在数据包长75byte的情况下,能够实时线速处理OC-192速率的流量,对高速骨干网多并发流下业务流的在线识别和分析具有重要意义.

著录项

  • 来源
    《通信学报》 |2008年第12期|1-9|共9页
  • 作者单位

    中国科学院,计算技术研究所空间信息处理技术实验室,北京,100190;

    中国科学院,研究生院,北京,100039;

    中国科学院,计算技术研究所空间信息处理技术实验室,北京,100190;

    中国科学院,计算技术研究所空间信息处理技术实验室,北京,100190;

    中国科学院,研究生院,北京,100039;

    中国科学院,计算技术研究所空间信息处理技术实验室,北京,100190;

    中国科学院,研究生院,北京,100039;

    中国科学院,计算技术研究所空间信息处理技术实验室,北京,100190;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 计算机网络;
  • 关键词

    计算机系统结构; 网络测量; 硬件加速; IP流; 多核架构; FPGA;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号