首页> 中文期刊> 《长江信息通信》 >高吞吐率并行梳状谱干扰的硬件架构设计

高吞吐率并行梳状谱干扰的硬件架构设计

         

摘要

为了满足雷达干扰中高吞吐率样本实时产生的要求,文章基于梳状谱FIR滤波器的设计方法,提出一种将宽带噪声通过梳状滤波器得到梳状谱干扰信号的方法。采用并行处理设计思想展开FIR滤波器,克服以往串行滤波器处理与输出采样率低的不足,并行滤波器速度可以提高8倍吞吐率,FPGA测试结果表明,输出的干扰信号频谱满足工程要求,有效地提高了滤波器运算的吞吐率,其等效吞吐率可以达到1600MHz,具有较高的工程应用价值。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号