首页> 中文期刊> 《电子质量》 >基于FPGA的数字锁相环实现与性能分析

基于FPGA的数字锁相环实现与性能分析

         

摘要

In the digital communication system, it's very important to refine bit synchronized signal. Based on the FPGA commu-nication system, we usually design a digtal phase-locked loop (DPLL) to solve the problem. This papper use a new kind of bang-bang phase-detector to implement the DPLL,which can refine bit clock signal directly from the receive data stream, and it works well in jitter reduction,clock multiplication,clock and data recovery, Also analysis the DPLU performance without Gaussian white noise enviroment. In the end, we give the wave simulation the DPLL.%在数字通信系统中,对传输数据的位同步信号提取非常重要.在基于FPGA的数字系统中,通常是设计一个数字锁相环(DPLL)来解决这些问题.文章设计一种新的利用bang-bang鉴相器实现的DPLL,bang-bang鉴相器能直接从接收数据流中提取位时钟信号,且在减少抖动、侪频、时钟恢复和数据同步有很好的优越性.分析了,整个数字锁相环在无高斯白噪声环境下的性能,最后给出了整个锁相环的波形仿真.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号