首页> 中文期刊> 《电子设计技术》 >采用LUT架构的CPLD实现成本最小化

采用LUT架构的CPLD实现成本最小化

         

摘要

<正> Altera公司最近发布的新款MAXⅡ器件系列,在消费类、通信、工业和计算领域使用MAXⅡ器件可替代昂贵和不够灵活的小型ASIC和ASSP,据Altera称,该款新品是业界成本最低的复杂可编程逻辑器件(CPLD),并估计其目标市场将从5亿美元扩大到20亿美元。MAXⅡ系列产品的核心采用了新的体系结构,即摒弃了传统的宏单

著录项

  • 来源
    《电子设计技术》 |2004年第4期|54-54|共1页
  • 作者

  • 作者单位
  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TN791;
  • 关键词

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号