首页> 中文期刊> 《微电子学与计算机》 >一种高效率MCS51兼容型微控制器内核设计

一种高效率MCS51兼容型微控制器内核设计

         

摘要

在对传统的MCS51微处理器的局限性进行分析的基础上,提出了一种高效率、低功耗、适合于SoC应用的改进的MCS51兼容型嵌入式微控制器。该控制器采用流水线结构和两相时钟,指令效率提高了12倍。在兼容原有指令集的基础上进行了扩充,提升了特定应用的效率。增加电源管理机制,提供了低功耗待机状态。在AlteraFPGA上验证,此MCU可稳定工作于33MHz时钟频率。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号