首页> 中文期刊> 《半导体技术》 >基于SRAM的并行路由算法搜索芯片设计

基于SRAM的并行路由算法搜索芯片设计

         

摘要

针对三态内容可寻址存储器(TCAM)高成本、高功耗、路由表更新维护复杂以及搜索结果返回单一等问题,提出了一种使用静态随机存储器(SRAM)和自适应矩阵硬件算法逻辑的搜索芯片设计新技术。该技术使用SRAM快速存储路由表项等信息,使用硬件逻辑实现软件算法逻辑功能以提高芯片处理速度。搜索芯片基于UMC 40 nm低功耗1P8M CMOS工艺制造,核心电压为1.1 V,I/O电压为3.3 V,总体芯片面积为200 mm^2。测试结果表明,芯片路由查找时可以快速命中和返回12个并行搜索结果,单搜索性能为500 Msps(million search per second),并行搜索性能为6 Bsps(billion search per second),可用于骨干网络建设和通信领域。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号