首页> 中文期刊> 《计算机测量与控制》 >基于CPU+FPGA的临近空间信道模拟器设计

基于CPU+FPGA的临近空间信道模拟器设计

         

摘要

针对临近空间通信信道中的气象性损耗和非气象性损耗进行了理论分析,着重研究大气吸收损耗、降雨衰减和多径衰落等信道传播特性的建模方法,建立临近空间信道模型;提出了一种基于中央处理器(central processing unit,CPU)和现场可编辑门阵列(field-programmable gate array,FPGA)的临近空间信道模拟器软硬结合实现方案,并对希尔伯特变换和多普勒频移的实现方法进行分析;结合卫星导航模拟器和信号发生器产生的实际信号对信道模拟器的性能指标和统计特性进行测试;实测结果表明,信道模拟器输出信道衰落的各项统计特性符合理论结果,信道模拟器可实现分辨率和最大值分别是5 ns和5115 ns的多径相对时延以及分辨率和最大值分别是1 Hz和1.6 MHz的多普勒频移;该信道模拟器可辅助分析临近空间信道环境对信号传播的影响.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号