首页> 中文期刊> 《计算机测量与控制》 >基于FPGA+ARM的高速U盘记录仪的设计

基于FPGA+ARM的高速U盘记录仪的设计

         

摘要

为了满足对高速串行数据长时间实时显示存储的要求,提出了一种采用FPGA十ARM作为主控制器结合大容量Flash缓冲的设计方案;系统前端采用FPGA串并转换并控制Flash进行数据采集,后端采用ARM进行实时显示存储;该系统采集速率高,能够采集高达8.45Mbps的输入数据,存储容量可扩;系统是针对两路输入速度高达460 800 bps的串行数据而设计的,经测试验证,数据存储可靠稳定,可广泛应用于飞行装置上.

著录项

  • 来源
    《计算机测量与控制》 |2015年第1期|333-335|共3页
  • 作者单位

    中北大学电子测试国家重点实验室;

    太原030051;

    中北大学仪器科学与动态测试教育部重点实验室;

    太原030051;

    中北大学电子测试国家重点实验室;

    太原030051;

    中北大学仪器科学与动态测试教育部重点实验室;

    太原030051;

    中北大学电子测试国家重点实验室;

    太原030051;

    中北大学仪器科学与动态测试教育部重点实验室;

    太原030051;

    中北大学电子测试国家重点实验室;

    太原030051;

    中北大学仪器科学与动态测试教育部重点实验室;

    太原030051;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 数据处理系统及设备;
  • 关键词

    U盘记录仪; S5PV210处理器; FPGA;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号