首页> 中文学位 >异构多核SOC处理器内部存储架构优化
【6h】

异构多核SOC处理器内部存储架构优化

代理获取

目录

声明

致 谢

第一章 绪论

1.1 研究背景

1.2 研究现状

1.2.1 国内研究现状

1.2.2 国外研究现状

1.3 主要工作内容

1.4 课题来源

1.5 论文结构

第二章 高速共享缓存的设计原理与目标系统

2.1 缓存相关技术介绍

2.1.1 缓存的地址映射方式

2.1.2 缓存的读写策略

2.1.3 缓存的替换策略

2.1.4 共享缓存与私有缓存

2.1.5 页表缓存的相关技术

2.1.6 缓存的一致性

2.2 目标系统介绍

2.2.1 目标系统结构介绍

2.2.2 目标系统通讯机制以及数据访存机制

2.2.3 目标系统数据组织形式

2.3 目标系统存储需求分析

2.4 本章小结

第三章 高速共享缓存的设计方案

3.1 共享缓存结构设计方案综述

3.2 分布式共享缓存结构方案

3.2.1 可复用节点的选择

3.2.2 缓存读写策略

3.2.3 数据查找表的设计

3.3 数据通道设计方案

3.3.1 数据通道分析

3.3.2 数据通道分配

3.3.3 多路并行分时访存设计

3.4 共享缓存与私有缓存切换冲突处理

3.5 本章小结

第四章 高速共享缓存的结构硬件实现

4.1 共享缓存整体架构设计

4.2 缓存控制器设计

4.2.1 缓存数据写入的节点选择

4.2.2 缓存任务的仲裁存储单元

4.2.3 缓存任务的下发单元

4.2.4 片上通讯网络接口

4.3 节点数据缓存模块

4.3.1 缓存数据的读出写入

4.3.2 可变长批量数据记录表设计

4.4 数据通道设计

4.4.1 旁路数据通道设计

4.4.2 读写缓存任务数据通道设计

4.5 本章小结

第五章 高速共享缓存的设计验证

5.1 资源消耗

5.2 实验设计

5.3 实验结果分析

5.3.1 实验一矩阵转置应用

5.3.2 实验二复数加应用

5.3.3 实验三FFT计算应用

5.3.4 实验四混合运算流水线应用

5.3.5 实验五混合任务测试应用

5.3.6 结果分析

5.4 本章小结

第六章 总结与展望

6.1 总结

6.2 展望

参考文献

攻读硕士学位期间的学术活动及成果情况

展开▼

著录项

  • 作者

    张玄;

  • 作者单位

    合肥工业大学;

  • 授予单位 合肥工业大学;
  • 学科 电子与通信工程
  • 授予学位 硕士
  • 导师姓名 张多利;
  • 年度 2021
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP3TS9;
  • 关键词

代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号