文摘
英文文摘
论文说明:图表目录
声明
致谢
第1章引言
1.1 未来能源
1.2 核聚变装置
1.3 低杂波系统
1.3.1 低杂波系统在核聚变装置中的作用
1.3.2 低杂波相位反馈控制的意义
1.4 EAST低杂波系统
1.4.1 微波源
1.4.2 电源系统
1.4.3 天馈线子系统
1.4.4 辅助子系统
1.4.5 计算机控制子系统
1.5 国内外的LHCD相位反馈控制系统
1.5.1 Alcator C-Mod低杂波系统
1.5.2 HT-7低杂波系统
1.6 本论文的主要工作、难点及特点
1.7 本论文的内容组织
参考文献
第2章相位计算和读出系统方案介绍
2.1 EAST低杂波天线结构
2.2 相位检测方法
2.2.1 锁相环鉴相
2.2.2 正交鉴相
2.2.3 两种鉴相方法的比较
2.3 EAST低杂波相位反馈控制系统设计
2.4 相位计算和读出系统设计方案
2.4.1 相位计算系统
2.4.2 数据读出系统
参考文献
第3章相位计算系统(一)--硬件电路设计
3.1 相位计算电路的整体结构
3.2 模数转换
3.2.1 ADC
3.2.2 全差分运放
3.3 ADC控制
3.4 串并转换
3.4.1 ADS5277的LVDS输出
3.4.2 高速ADC常用的串行数据接收方法
3.4.3 ADS5277串并转换的实现
3.5 平均处理
3.6 数据控制
3.7 命令执行单元
3.8 UART
3.9 RS485收发器
3.10 光纤模块
3.11 光纤接口
3.12 显示电路
3.13 显示控制器
3.14 PIN开关控制驱动电路
3.15 电源设计
3.15.1 板级电源设计
3.15.2 FPGA电源设计
3.16 FPGA配置
3.17 其他部分
3.17.1 过压保护电路
3.17.2 电平转换
3.18 PCB设计的一些考虑
3.18.1 电源和地
3.18.2 高速信号布线
参考文献
第4章相位计算系统(二)--相位计算方法
4.1 鉴相仪
4.1.1 AD8302
4.1.2 鉴相仪结构
4.1.3 鉴相仪鉴相曲线的测量
4.2 相位算法
4.2.1 相位计算设计要求
4.2.2 算法设计
4.3 相位算法的实现
4.3.1 EP2C35简介
4.3.2 DSP Builder简介
4.3.3 相位算法在DSP Builder中的实现
4.3.4 FPGA内的实现
参考文献
第5章数据读出系统
5.1 系统结构
5.2 QNX操作系统简介
5.2.1 QNX微内核
5.2.2 QNX设备驱动程序
5.3 PCI总线的工业异步多串口通讯解决方案
5.3.1 CP-132I串口卡简介
5.3.2 QNX串口通讯软件
5.3.3 关于数据格式的说明
5.4 光纤PCI解决方案
5.4.1 硬件整体结构
5.4.2 PCI9054
5.4.3 电路设计
5.4.4 软件设计
参考文献
第6章系统测试
6.1 ADC线性刻度测试
6.2 串扰测试
6.3 光纤误码率测试
6.3.1 软件测试误码率
6.3.2 硬件测试误码率
6.4 相位曲线测量
参考文献
第7章总结与展望
7.1 论文总结
7.2 工作展望
发表文章和研究成果
附录