声明
第1章 绪论
1.1 课题背景及意义
1.2 以太网发展概况
1.3论文研究内容及结构安排
第2章 400GbE标准
2.1 IEEE802.3bs标准
2.2 400GbE物理层体系结构
2.3 FEC与交织
2.4 RS(544,514)码
第3章 400GbE PCS工作原理
3.1 400GbE PCS概述
3.2 64B/66B编码原理
3.3 扰码原理
3.4 256B/257B转码原理
3.5对齐标志生成、映射与插入
3.6 FEC预交织
3.7 PCS的符号分发
3.8 本章小结
第4章 400GbE发送端PCS的RTL设计
4.1整体方案设计
4.2 64B/66B编码器
4.3 数据缓冲模块
4.4 转码模块
4.5 扰码模块
4.6 对齐标志插入与预交织
4.7 RS编码器设计
4.8 激励器设计
4.9 本章小结
第5章 400GbE发送端PCS的FPGA设计
5.1 FPGA设计流程
5.2 PCS的综合与仿真
5.3 发送端PCS整体模块的实现
5.4本章小结
第6章 总结与展望
6.1 工作总结
6.2工作展望
致谢
参考文献
附录:攻读硕士学位期间发表的论文
东南大学;