文摘
英文文摘
第一章绪论
§1.1引言
§1.2总线技术的发展
§1.2.1总线概述
§1.2.2国内外总线技术发展
§1.3单片机应用系统发展趋势
§1.4多CPU并行工作系统的研究方向
§1.5本课题的研究意义
§1.6本课题研究的主要内容
第二章新型总线的研究与开发
§2.1常用单片机系统总线分析
§2.1.1 STD总线的单片机应用系统存在问题
§2.1.2 FD-BASE总线的单片机应用系统存在问题
§2.2新型总线(NEW-BUS)的定义
§2.2.1引脚定义
§2.2.2控制信号线描述
§2.3 NEW-BUS总线的扩展能力及约定
§2.4 NEW-BUS总线的关键技术的研究和探讨
§2.4.1多中断处理技术
§2.4.2通用接口处理
§2.4.3总线的驱动和隔离
§2.4.4总线匹配
§2.4.5 NEW-BUS总线上最大传输速率
§2.5NEW-BUS的优越性
第三章单片机应用系统的硬件设计与研究
§3.1总体设计
§3.2主控CPU板设计
§3.2.1主控CPU的功能和组成
§3.2.2主控CPU板设计
§3.3主CPU扩展I/O板设计
§3.3.1扩展I/O板功能和组成
§3.3.2扩展串行口与计算机实现串行通信
§3.3.3扩展并行口与计算机实现并行通信
§3.3.4扩展I/0口的I/0地址分配
§3.4从CPU控制的模拟信号处理板
§3.4.1模拟信号处理模板功能和组成
§3.4.2 A/D转换和采样/保持芯片的选用及其接口电路
§3.4.3八通道选通电路设计
§3.5脉冲信号处理模板
§3.5.1脉冲信号处理模板功能和组成
§3.5.2脉冲信号处理电路
§3.5.3双四路通道选通电路
§3.6主/从CPU双端口RAM或者共享RAM通信方式研究
§3.7其它接口模板的设计
§3.8硬件电路抗干扰措施
第四章系统软件设计
§4.1主CPU监控软件设计
§4.1.1主CPU与下位机串行通信协议的制定和软件的设计
§4.1.2主CPU与其它模板之间的通信
§4.1.3计算机与主CPU串行通信协议的制定和软件的设计
§4.2脉冲信号处理模板软件设计
§4.3模拟信号板软件设计
§4.4从CPU板和从CPU板的通信方法
§4.5软件抗干扰措施
第五章系统功能测试
§5.1系统功能测试所需要的主要设备
§5.2主控CPU板与计算机以及下位机通信测试和分析
§5.2.1主控CPU板与计算机通信测试
§5.2.2主控CPU板与下位机通信测试
§5.3主CPU与从CPU通信测试
§5.4脉冲信号板和模拟信号功能测试
§5.5系统总体功能测试
第六章结论和展望
参考文献
致谢
附录