首页> 中文学位 >多标准视频解码器中MPEG-4帧间插值模块设计
【6h】

多标准视频解码器中MPEG-4帧间插值模块设计

代理获取

摘要

随着信息时代的到来,视频编解码技术蓬勃发展,为人们提供了更多更好的视觉体验。视频技术是多媒体应用最核心的技术,直接影响着多媒体服务的质量。视频技术的发展,推动了一系列视频编码标准的产生,每种标准都有各自的长处,多种视频压缩标准的共存已经成为一种客观事实,因此多标准视频解码器已经成为市场上的主流。
   MPEG-4是基于第二代视频压缩编码技术制定的标准,采用了一系列创新技术,使得其压缩效率和灵活性与之前的标准相比有明显的改善。
   本论文研究了在多标准视频解码器中融入MPEG-4帧间插值模块的设计与实现方法。实验室合作公司提供了一个兼容MPEG-2、AVS、H264的多标准视频解码器的体系结构,需要针对MPEG-4标准的算法,对已有结构做相应的修改,以兼容MPEG-4标准的解码。由于时间和精力有限,本文仅仅做了MPEG-4帧间插值模块的融合工作,主要针对插值参考数据的准备模块、插值滤波计算模块和权重模块三个子模块进行设计和验证工作。
   整个设计采用了Verilog HDL语言进行描述,使用ModelSim SE6.2b进行软件仿真,对模块进行功能验证,最终将MPEG-4帧间插值模块融入到现有的多标准视频解码器。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号