首页> 中文学位 >DVB-S中RS译码器与卷积码同步器的设计与实现
【6h】

DVB-S中RS译码器与卷积码同步器的设计与实现

代理获取

目录

文摘

英文文摘

声明

第1章引言

1.1概述

1.2研究过程及结果

1.3文章安排

第2章Reed-Solomon译码

2.1 RS码简介

2.2 Reed-Solomon码一般译码算法

2.3 RS码的迭代译码

2.3.1 BM算法

2.3.2 Euclide算法

2.4计算错误值及位置

2.4.1 Forney算法计算错误值

2.4.2计算错误位置

2.4.3频域算法计算错误值

2.5译码算法的硬件实现

2.5.1基本运算单元结构

2.5.2总体设计

2.5.3伴随式计算

2.5.4欧几里德迭代译码

2.5.5 Forney算法求错误值

2.5.6 FIFO的设计

2.6功能验证

2.7面向综合的设计技巧

2.7.1面积优化的设计技巧

2.7.2速度优化的设计技巧

2.8面向测试的设计技巧

2.8.1主流技术

2.8.2面向测试的设计技巧

2.9 ASIC设计的前端设计

第3章卷积码节点同步

3.1简述

3.2算法介绍

3.3检测方案

3.4仿真结果

3.5硬件实现

第4章总结与展望

致谢

参考文献

个人简历在读期间发表的学术论文与研究成果

展开▼

摘要

近年来,随着数字技术的不断发展,数字广播电视业务突飞猛进。卫星广播是广播电视的一个重要途径,具有覆盖面广、受地形条件影响小等优点。作为卫星数字电视广播的主要标准,(DVB-S digital video broadcast-satellite)广播系统在世界各国被广泛应用。本文就围绕这一标准,对DVB-S系统中的接收芯片中的重要模块,RS码译码模块及卷积码节点同步模块的前端设计加以讨论,主要包括: 1.简要介绍了RS码,及其译码算法。 2.详细研究RS译码原理。 3.从有限域基的角度分析了有限域的加法、乘法和求逆运算的实现,并比较了它们在高速设计中的特点。论述经典RS码时域代数译码算法流程并讨论其中所含各个模块的硬件实现方法。并提出针对DVB系统中特定的帧结构的译码实现结构。 4.译码模块的ASIC前端设计与优化。 5.介绍了卷积码节同步问题的提出及发展。 6.常用算法的比较。 7.讨论新颖的同步方案并实现。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号