首页> 中文学位 >基于HAPS64 FPGA平台的DVB-T2接收机解调器验证系统
【6h】

基于HAPS64 FPGA平台的DVB-T2接收机解调器验证系统

代理获取

目录

声明

英语缩略语说明表

第一章 引言

1.1 课题背景及意义

1.2 本论文的主要工作及组织结构

第二章 芯片设计及验证介绍

2.1 集成电路及其设计流程

2.2 FPGA技术及其在芯片验证流程中的作用

2.3 HAPS-64 FPGA平台介绍

2.4 数字广播电视解调器芯片验证

2.5 本章小结

第三章 DVB-T2解调器验证系统硬件平台设计

3.1 数字电视机顶盒介绍

3.2 DVB-T2解调器FPGA验证平台设计

3.3 本章小结

第四章 前端子板的硬件设计和测试

4.1 前端子板芯片选型及原理图设计

4.2 前端子板的PCB设计

4.3 前端子板测试

4.4 本章小结

第五章 接收性能自动测试工具设计

5.1 接收性能自动测试工具的设计需求

5.2 SFU自动测试工具的整体设计

5.3 SFU自动测试程序设计

5.4 SFU自动测试系统的测试结果

5.5 本章小结

第六章 基于UMRBus的FPGA工具设计

6.1 UMRBus简介

6.2 基于UMRBus的自动验证工具实现的功能

6.3 自动验证工具的设计

6.4 测试结果

6.5 本章小结

第七章 总结与展望

7.1 论文总结

7.2 工作展望

参考文献

致谢

攻读硕士学位期间已发表或录用的论文

展开▼

摘要

第二代欧洲数字地面广播标准(DVB-T2)是目前最先进的地面数字电视系统,其具有更大的系统容量,更为灵活的组网形式和更高的频谱利用率,目前已获得欧洲、非洲和亚洲众多运营商的采用,这带动了其终端设备的巨大需求。DVB-T2解调器芯片具有高复杂度和较大的设计规模,在设计的验证阶段要花费大量的时间和资源,因此设计一套完善高效的FPGA验证平台对于其产品成功与否非常重要。
  本论文介绍了一套 DVB-T2解调器 FPGA验证系统,此验证系统基于本单位现有的FPGA平台环境和硬件条件,并结合了以前进行解调器开发验证的经验设计而成。其为本单位的DVB-T2解调器项目的验证提供了有力支持,使芯片的验证工作得以按时顺利完成。
  本论文主要完成了如下四项工作:第一是设计了一套DVB-T2解调器通用硬件验证平台的方案,包括平台的各部分组成及连接;第二是完成了前端子板的设计,包括前端子板的需求分析、原理图、PCB设计以及子板关键电路的测试结果;第三是完成了解调器接收性能自动测试工具的开发。自动测试工具在验证中节省了巨大的人工测试量,并大大提高了测试效率和准确性;第四是完成了基于UMRBus总线的FPGA工具的开发工作,包括FPGA工具的功能定义和总体设计,并与软硬件开发人员一同完成了此工具的调试和验证工作。
  本解调器验证平台具有普遍的适用性,可以支持目前所有数字电视标准的解调器开发验证,对芯片的设计能提供较好的验证支持,并大大提高了验证效率。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号