声明
摘要
缩略语
图目录
表目录
第1章 绪论
1.1 研究背景
1.2 复杂波形发生器概述
1.3 国内外研究现状
1.4 复杂波形发生器发展趋势
1.4.1 提高采样率
1.4.2 增加存储容量
1.5 论文主要工作与结构安排
第2章 系统方案及DDS技术
2.1 系统总体方案
2.2 电源管理方案
2.3 通信总线方案
2.4 存储器方案
2.5 FPGA逻辑设计方案
2.5.1 DDR2 SDRAM控制方案
2.5.2 跨时钟域处理方案
2.6 直接数字合成(DDS)技术
2.6.1 DDS原理
2.6.2 DDS基本结构
2.7 本章小结
第3章 统硬件电路设计
3.1 PXI总线接口电路设计
3.1.1 PCI9054简介
3.1.2 PXI总线接口电路设计
3.2 FPGA电路设计
3.2.1 Xilinx FPGA简介
3.2.2 FPGA配置电路设计
3.2.3 FPGA电路设计
3.3 数模转换器(DAC)电路设计
3.4 DDR2 SDRAM电路设计
3.4.1 DDR2 SDRAM主要信号有
3.4.2 DDR2 SDRAM电路设计要点
3.5 PCB设计
3.5.1 阻抗匹配
3.5.2 串扰
3.5.3 布局布线
3.6 本章小结
第4章 FPGA逻辑设计
4.1 FPGA逻辑设计流程
4.2 设计模块划分
4.3 时钟产生模块
4.4 DDR2 SDRAM嵌入式控制器
4.4.1 MicroBlaze简介
4.4.2 MPMC简介
4.4.3 DDR2 SDRAM控制器实现
4.5 数据缓存FIFO
4.6 NPI及FIFO读、写逻辑控制模块
4.6.1 32-word突发写
4.6.2 32-word突发读
4.7 上位机指令及数据接收模块
4.7.1 I/O操作
4.7.2 DMA操作
4.8 规则信号产生模块
4.9 资源使用率报告
4.10 本章小结
第5章 测试与分析
5.1 测试环境及仪器
5.2 电源系统测试
5.3 FPGA配置模块测试
5.4 PXI总线模块测试
5.5 DAC模块测试
5.6 DDR2 SDRAM模块测试
5.7 整体测试及产生复杂波形测试
5.8 本章小结
第6章 总结与展望
6.1 本文工作总结
6.2 工作展望
致谢
参考文献
攻读硕士学位期间的研究成果