首页> 外文会议>Update on New Power Electronic Techniques >Implementation of a block based neural branch predictor
【24h】

Implementation of a block based neural branch predictor

机译:基于块的神经分支预测器的实现

获取原文
获取原文并翻译 | 示例

摘要

This paper contributes to a dynamic branch predictor algorithm based on a perceptron in two directions: Firstly, a new block form of computation is introduced that reduces theoretically by half the combinational critical path for computing a prediction. Secondly, implementation in FPGA hardware is fully developed for quantitative comparison purposes. FPGA circuits for a one-cycle block predictor produces 1.7 faster clock rates than a direct implementation of the original perceptron predictor. This faster clock allows to realize predictions with longer history lengths for the same hardware budget.
机译:本文为基于感知器的两个方向的动态分支预测器算法做出了贡献:首先,引入了一种新的块形式的计算,该计算从理论上将用于计算预测的组合关键路径减少了一半。其次,为了定量比较的目的,已经完全开发了FPGA硬件中的实现。与直接感知器预测器的直接实现相比,用于单周期块预测器的FPGA电路产生的时钟速率快1.7倍。这种更快的时钟可以在相同的硬件预算下实现更长历史记录的预测。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号