首页> 外文会议>Programmable Logic (SPL), 2012 VIII Southern Conference on >HardNoC: A platform to validate networks on chip through FPGA prototyping
【24h】

HardNoC: A platform to validate networks on chip through FPGA prototyping

机译:HardNoC:一种通过FPGA原型验证片上网络的平台

获取原文
获取原文并翻译 | 示例

摘要

The use of intrachip buses is no longer a consensus to build interconnection architectures for complex integrated circuits. Networks on chip (NoCs) are a choice in several real designs. However, the distributed nature of NoCs, the huge amount of wires and interfaces of large NoCs can make system/interconnection architecture debugging a nightmare. This work accelerates the NoC validation process using FPGA prototyping. HardNoC is a platform based on simple modules to inject traffic and collect basic statistics of NoCs. It can be used to early validate NoC designs and to provide initial numerical results for NoC evaluation and design.
机译:芯片内总线的使用已不再是为复杂集成电路构建互连架构的共识。片上网络(NoC)是几种实际设计中的一种选择。但是,NoC的分布式性质,大型NoC的大量电线和接口可能使系统/互连体系结构调试成为一场噩梦。这项工作使用FPGA原型设计加快了NoC验证过程。 HardNoC是一个基于简单模块的平台,用于注入流量并收集NoC的基本统计信息。它可用于及早验证NoC设计并为NoC评估和设计提供初始数值结果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号