Java; field programmable gate arrays; microprocessor chips; program interpreters; reduced instruction set computing; virtual machines; FPGA; IP cores; JVM architecture; Java optimized processor; Java programming language; Java virtual machine; RISC processor; generic code translation; hardware implementation; intellectual property core; machine-specific instructions; Central Processing Unit; Computer architecture; Hardware; Java; Reduced instruction set computing; Virtual machining; Bytecode; Bytecode to Native Instruction Translator; Hardware JVM; JOP; Java Optimized Processor; Native Code; Native Instruction;
机译:针对嵌入式应用的RISC处理器内核的FPGA原型
机译:RVCOREP:五级流水线的优化RISC-V软处理器
机译:用于RISC处理器的合金相关分支预测器的FPGA配置用于教育目的
机译:使用Java优化的处理器作为FPGA中RISC处理器之外的知识产权核心
机译:用于H.264的查表流水线乘法累加协处理器,以及通过水印技术用于FPGA的知识产权认证方案。
机译:基于FPGA和软核处理器的基于标记的实时视觉传感器
机译:双核和四核处理器在顶点6 FPGA中使用流水录RISC架构的设计与实现
机译:IBm RIsC system / 6000的性能评估:优化的标量处理器与两个矢量处理器的比较。