首页> 外文会议>International Conference on Algorithms and Architectures for Parallel Processing >A systolic architecture for sorting an arbitrary number of elements
【24h】

A systolic architecture for sorting an arbitrary number of elements

机译:用于对任意数量的元素进行排序的收缩系统架构

获取原文
获取外文期刊封面目录资料

摘要

We propose a simple systolic VLSI sorting architecture whose main feature is the pipelined use of a sorting network of fixed I/O size p to sort an arbitrarily large data set of N elements. Our architecture is feasible for VLSI implementation and its time performance is virtually independent of the cost and depth of the underlying sorting network. Specifically, we show that by using our design N elements can be sorted in /spl Theta/(N/p log N/p) time without memory access conflicts. We also show how to use an AT/sup 2/-optimal sorting network of fixed I/O size p to construct a similar systolic architecture that sorts N elements in /spl Theta/(N/p log N/plogp) time.
机译:我们提出了一种简单的收缩型VLSI分类架构,其主要特征是流水线使用固定I / O大小P的排序网络,以对N个元素的任意大数据集进行排序。我们的架构对于VLSI实现是可行的,并且其时间性能实际上与底层排序网络的成本和深度无关。具体而言,我们表明,通过使用我们的设计,N个元素可以在/ SPLθ/(n / p log n / p)时间内,没有内存访问冲突。我们还展示了如何使用固定I / O大小P的AT / Sup 2 / -Optimal排序网络来构建类似的收缩系统架构,该架构在/ SPLθ/(n / p log n / plogp)时间中排序n个元素。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号