首页> 外文会议>International Conference on Microelectronics for Neural Networks >On-line arithmetic-based reprogrammable hardware implementation of multilayer perceptron back-propagation
【24h】

On-line arithmetic-based reprogrammable hardware implementation of multilayer perceptron back-propagation

机译:基于在线的基于算术的重新编程硬件实现多层erceptron反向传播

获取原文

摘要

A digital hardware implementation of a whole neural network learning is described. It uses on-line arithmetic on FPGAs. The modularity of our solution avoids the development problems that occur with more usual hardware circuits. A precise analysis of the computations required by the back-propagation algorithm allows us to maximize the parallism of our implementation.
机译:描述了整个神经网络学习的数字硬件实现。它在FPGA上使用在线算术。我们解决方案的模块化避免了更常用的硬件电路发生的开发问题。对后传播算法所需计算的精确分析使我们能够最大化我们实现的视差。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号