首页> 外文会议>IEEE Symposium on VLSI Circuits >A 4.3fJ/Conversion-Step 6440μm2 All-Dynamic Capacitance-to-Digital Converter with Energy-Efficient Charge Reuse
【24h】

A 4.3fJ/Conversion-Step 6440μm2 All-Dynamic Capacitance-to-Digital Converter with Energy-Efficient Charge Reuse

机译:一个4.3fJ /转换步长为6440μm2的全动态电容数字转换器,具有节能的电荷复用功能

获取原文

摘要

An ultra-low power all-dynamic capacitance-to-digital converter (CDC) that exploits a novel charge reuse technique is proposed, achieving a FoM as low as 4.3fJ/conv-step, which is >3× better than the state-of-the-art. It supports an inherent scaling of power vs. speed with a minimum power of only 44pW and a compact chip area of 6440μm2.
机译:提出了一种采用新型电荷重用技术的超低功耗全动态电容数字转换器(CDC),该器件的FoM低至4.3fJ / conv步长,比状态-FoM高出3倍以上。最先进的。它支持固有的功率与速度之间的比例关系,最小功率仅为44pW,紧凑的芯片面积为6440μm 2

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号