首页> 外文会议>Asia Communications and Photonics Conference >Improving the Burst Error Tolerance of Irregular LDPC by Optimizing the Parity-Check Matrix Column Arrangement for 50G-PON Upstream Transmission
【24h】

Improving the Burst Error Tolerance of Irregular LDPC by Optimizing the Parity-Check Matrix Column Arrangement for 50G-PON Upstream Transmission

机译:通过优化50G-PON上行传输的奇偶校验矩阵列排列来提高不规则LDPC的突发错误容忍度

获取原文

摘要

We demonstrate a novel technique to improve the burst-error-correction performance of the irregular LDPC code used for 50G-PON upstream transmission by optimally rearranging the parity-check matrix columns. FPGA-based real-time measurements show over 0.2 dB gains.
机译:我们演示了一种新技术,可以通过最佳地重新排列奇偶校验矩阵列来提高用于50G-PON上行传输的不规则LDPC码的突发错误校正性能。基于FPGA的实时测量显示超过0.2 dB的增益。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号