embedded systems; middleware; protocols; synchronisation; back-pressure LTTA; clock synchronization; controller models; distributed embedded control systems; elastic circuits; loosely time-triggered architectures; middleware; quasiperiodic architecture; synchronous formalism; time-based protocol; Clocks; Computer architecture; Delays; Mathematical model; Protocols; Semantics; Synchronization;
机译:松散的时间触发体系结构:改进和比较
机译:用于时间敏感的网络交换机的时间触发的开关 - 交换机架构
机译:时间触发的无线架构
机译:时间触发松散的体系结构:改进和比较
机译:置换法改善松砂地震动
机译:FTT-MA:适用于时间敏感资源感知的AmI系统的灵活的时间触发中间件体系结构
机译:松散的时间触发体系结构:改进和比较