首页> 外文会议>Field-Programmable Custom Computing Machines, 2000 IEEE Symposium on >Hardware accelerator for subgraph isomorphism problems
【24h】

Hardware accelerator for subgraph isomorphism problems

机译:子图同构问题的硬件加速器

获取原文

摘要

Many applications can be modeled as subgraph isomorphism problems, which are generally NP-complete. This paper presents an algorithm that is suited for hardware implementation. The prototype accelerator that operates at 16.5 MHz on a Lucent ORCA 2C15A FPGA outperforms the software implementation of Ullmann's algorithm on a 400 MHz Pentium II by 10 times in the best case.
机译:许多应用程序可以建模为子图同构问题,这些问题通常是NP完全的。本文提出了一种适用于硬件实现的算法。在最佳情况下,在Lucent ORCA 2C15A FPGA上以16.5 MHz运行的原型加速器性能优于在400 MHz Pentium II上采用Ullmann算法的软件实现速度的十倍。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号