【24h】

More wires and fewer LUTs

机译:更多的电线和更少的LUT

获取原文

摘要

In designing FPGAs, it is important to achiev e a good balance bet w een the number of logic blocks, suc h has Look-Up Tables (LUTs), and wiring resources. It is difficult to find an optimal solution. In this paper, w e presen t an FPGA design methodology to efficiently find well-balanced FPGA architectures. The method covers all aspects of FPGA development from the architecture-decision process to physical implementation. It has been used to develop a new FPGA that can implement circuits that are twice as large as those implementable with the previous version but with half the number of logic blocks. This indicates that the methodology is effectiv e in dev eloping well-balanced FPGAs.

机译:

在设计FPGA时,重要的是要在逻辑块的数量,具有查找表(LUT)和布线资源之间取得良好的平衡。很难找到最佳解决方案。在本文中,我们将展示一种FPGA设计方法,以有效地找到平衡良好的FPGA架构。该方法涵盖了FPGA开发的所有方面,从架构决策过程到物理实现。它已被用于开发一种新的FPGA,该FPGA可以实现的电路的规模是以前版本的两倍,但逻辑块的数量却减少了一半。这表明该方法对于开发平衡良好的FPGA是有效的。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号