首页> 外文会议>Electrical and Computer Engineering, 1993. Canadian Conference on >A variable rate constraint length K=5 Viterbi decoder for 12 Mb/s
【24h】

A variable rate constraint length K=5 Viterbi decoder for 12 Mb/s

机译:12 Mb / s的可变速率约束长度K = 5维特比解码器

获取原文
获取外文期刊封面目录资料

摘要

Describes a fully testable variable rate Viterbi decoder chip capable of decoding convolutional codes ranging from rate 7/8 to 1/4 derived from the same 1/2 rate code. The architecture of the Viterbi decoder is bit-serial node-parallel to save interconnect area but still achieve high speed decoding. Modulo normalization of the surviving path metrics, arranging the memory elements of the path memory as sets of butterflies, and custom layout are the key for reducing the Si area. Newly developed area efficient testing schemes achieve 99.9% single stuck-at-fault coverage, while requiring >5% hardware overhead.
机译:描述了一种完全可测试的可变速率Viterbi解码器芯片,该芯片能够解码从相同1/2速率代码得出的从7/8到1/4范围的卷积代码。 Viterbi解码器的体系结构是位串行节点并行的,以节省互连面积,但仍可实现高速解码。尚存的路径量度的模态归一化,将路径存储器的存储元素安排为蝴蝶集合以及自定义布局是减小Si面积的关键。新开发的区域有效测试方案可实现99.9%的单故障锁定覆盖率,同时需要> 5%的硬件开销。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号