【24h】

New strategies for fast ADC circuits

机译:快速ADC电路的新策略

获取原文

摘要

A new strategy of successive approximation for fast analog-to-digital converter (ADC) circuits is discussed. A 4-b converter of one-cycle conversion time is first described. The scheme is then modified for flash conversion. The use of a 4-b flash converter in multiplex mode is shown to result in an 8-b converter requiring half-cycle conversion time. The bit subrangeable flash ADC is presented as an attractive proposal. This scheme essentially requires only two major components per bit and uses n identical circuits in cascade for n-b conversion.
机译:讨论了一种用于快速模数转换器(ADC)电路的逐次逼近的新策略。首先描述一个周期转换时间的4-b转换器。然后修改该方案以进行Flash转换。显示了在复用模式下使用4-b闪存转换器会导致8-b转换器需要半个周期的转换时间。比特可细分闪存ADC提出了一个有吸引力的建议。该方案本质上每位只需要两个主要组件,并且使用n个相同的级联电路进行n-b转换。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号