首页> 外文会议>IEEE European Solid State Circuits Conference >A 320µV-Output Ripple and 90ns-Settling Time at 0.5V Supply Digital-Analog-Hybrid LDO Using Multi-Level Gate-Voltage Generator and Fast-Decision PD Detector
【24h】

A 320µV-Output Ripple and 90ns-Settling Time at 0.5V Supply Digital-Analog-Hybrid LDO Using Multi-Level Gate-Voltage Generator and Fast-Decision PD Detector

机译:使用多级栅极电压发生器和快速决定的PD检测器,在0.5V电源数模混合LDO时具有320µV的输出纹波和90ns的建立时间

获取原文

摘要

This work presents a digital-analog-hybrid LDO (HLDO) using a multi-level gate-voltage generator (MGG) to achieve a small output ripple (VR) and a fast-transient response. Using the MGG that can partially turn on transistors in the power MOSFET (Mp) and thus reduce Mp's LSB current, VR was limited to less than 320 μV. Also, a fast-decision PD detector having a non-zero decision level expedited the switching of transistors in Mp, thereby reducing the settling time to less than 90 ns.
机译:这项工作提出了一种使用多级栅极电压发生器(MGG)的数模混合LDO(HLDO),以实现较小的输出纹波(VR)和快速瞬态响应。使用可以部分导通功率MOSFET(Mp)中的晶体管并因此减小Mp的LSB电流的MGG,VR被限制为小于320μV。同样,具有非零判定水平的快速判定PD检测器可加快晶体管的Mp切换速度,从而将建立时间缩短至小于90 ns。

著录项

相似文献

  • 外文文献
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号