首页> 外文会议>International Symposium on Computing and Networking >A Study of a Fault-Tolerant System Using Dynamic Partial Reconfiguration
【24h】

A Study of a Fault-Tolerant System Using Dynamic Partial Reconfiguration

机译:基于动态局部重配置的容错系统研究

获取原文

摘要

In this paper, we propose reconfigurable fault tolerant architecture which can recovery from failure status with spare space. Generally, embedded processors are required to need high reliability. In particular, tile structure which is the key of the architecture for the reconfigurable device. We propose reconstruction for circuits by using the Tcl script. The proposed method is kept the reliability by redundant of circuit. We discuss trade-off for implementation using Xilinx FPGAs.
机译:在本文中,我们提出了一种可重构的容错体系结构,该体系结构可以利用故障空间从故障状态中恢复。通常,要求嵌入式处理器需要高可靠性。特别是,图块结构是可重配置设备的体系结构的关键。我们建议使用Tcl脚本重建电路。所提出的方法通过电路冗余来保持可靠性。我们讨论了使用Xilinx FPGA实现的折衷方案。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号