首页> 外文会议> >Cypress Delta39K/sup TM/. A memory-rich, high performance, scalable CPLD architecture
【24h】

Cypress Delta39K/sup TM/. A memory-rich, high performance, scalable CPLD architecture

机译:赛普拉斯Delta39K / sup TM /。内存丰富,高性能,可扩展的CPLD架构

获取原文

摘要

The architecture of the Cypress Delta39K CPLD family is described, including: (i) the hierarchical organization; (ii) the novel single source, dedicated track MUX-based routing architecture; and (iii) the large quantity of on-chip specialty memory. Other essential elements including macrocells, I/O cells and PLL functions are described. Finally, we illustrate the speed with which logic can be fitted into a representative device using the Warp/sup TM/ 6.0 software.
机译:描述了赛普拉斯Delta39K CPLD系列的体系结构,包括:(i)层次结构; (ii)新颖的基于单一来源,专用磁道MUX的路由架构; (iii)大量的片上专用存储器。描述了其他必要的元素,包括宏单元,I / O单元和PLL功能。最后,我们说明了使用Warp / sup TM / 6.0软件将逻辑装配到代表性设备中的速度。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号