首页> 外文会议> >Performance-oriented placement and routing for field-programmable gate arrays
【24h】

Performance-oriented placement and routing for field-programmable gate arrays

机译:面向现场可编程门阵列的面向性能的布局和布线

获取原文
获取外文期刊封面目录资料

摘要

This paper presents a performance-oriented placement and routing tool for field-programmable gate arrays. Using recursive geometric partitioning for simultaneous placement and global routing, and a graph-based strategy for detailed routing, our tool optimizes source-sink pathlengths, channel width and total wire-length. Our results compare favorably with other FPGA layout tools, as measured by the maximum channel width required to place and route a number of industrial benchmarks.
机译:本文提出了一种用于现场可编程门阵列的面向性能的布局和布线工具。通过使用递归几何分区进行同时放置和全局布线,以及基于图的策略进行详细布线,我们的工具可以优化源汇路径长度,通道宽度和总线长。根据放置和布线许多工业基准测试所需的最大通道宽度来衡量,我们的结果可与其他FPGA布局工具相媲美。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号